FPGA-Based Channel Coding Architectures for 5G Wireless Using High-Level Synthesis
We propose strategies to achieve a high-throughput FPGA architecture for quasi-cyclic low-density parity-check codes based on circulant-1 identity matrix construction. By splitting the node processing operation in the min-sum approximation algorithm, we achieve pipelining in the layered decoding sch...
Uloženo v:
| Vydáno v: | International Journal of Reconfigurable Computing Ročník 2017; číslo 2017; s. 1 - 23-004 |
|---|---|
| Hlavní autoři: | , , , , |
| Médium: | Journal Article |
| Jazyk: | angličtina |
| Vydáno: |
Cairo, Egypt
Hindawi Limiteds
01.01.2017
Hindawi Publishing Corporation Hindawi John Wiley & Sons, Inc Wiley |
| Témata: | |
| ISSN: | 1687-7195, 1687-7209 |
| On-line přístup: | Získat plný text |
| Tagy: |
Přidat tag
Žádné tagy, Buďte první, kdo vytvoří štítek k tomuto záznamu!
|
Buďte první, kdo okomentuje tento záznam!