A VLSI Design Flow for Secure Side-Channel Attack Resistant ICs
This paper presents a digital VLSI design flow to create secure, side-channel attack (SCA) resistant integrated circuits. The design flow starts from a normal design in a hardware description language such as VHDL or Verilog and provides a direct path to a SCA resistant layout. Instead of a full cus...
Uloženo v:
| Vydáno v: | Design, Automation and Test in Europe s. 58 - 63 |
|---|---|
| Hlavní autoři: | , |
| Médium: | Konferenční příspěvek |
| Jazyk: | angličtina |
| Vydáno: |
Washington, DC, USA
IEEE Computer Society
01.01.2005
IEEE |
| Edice: | ACM Conferences |
| Témata: | |
| ISBN: | 9780769522883, 0769522882 |
| ISSN: | 1530-1591 |
| On-line přístup: | Získat plný text |
| Tagy: |
Přidat tag
Žádné tagy, Buďte první, kdo vytvoří štítek k tomuto záznamu!
|
Buďte první, kdo okomentuje tento záznam!

