FPGA implementation and verification of LDPC minimum sum algorithm decoder with weight (3, 6) regular parity check matrix

This work uses a regular parity check matrix with weight (3, 6) on the 5641R plate card of the Software-Defined Radio (SDR) system developed by National Instruments. The Min-Sum Algorithm (MSA) decoder of the Low Density Parity Check (LDPC) codes is completed using the LabVIEW FPGA. Subsequently, in...

Celý popis

Uloženo v:
Podrobná bibliografie
Vydáno v:2013 IEEE 11th International Conference on Electronic Measurement and Instruments (ICEMI) Ročník 2; s. 682 - 686
Hlavní autoři: Yi-Hua Chen, Chang-Lueng Chu, Jheng-Shyuan He
Médium: Konferenční příspěvek
Jazyk:angličtina
Vydáno: IEEE 01.08.2013
Témata:
ISBN:147990757X, 9781479907571
On-line přístup:Získat plný text
Tagy: Přidat tag
Žádné tagy, Buďte první, kdo vytvoří štítek k tomuto záznamu!
Buďte první, kdo okomentuje tento záznam!
Nejprve se musíte přihlásit.