FPGA implementation and verification of LDPC minimum sum algorithm decoder with weight (3, 6) regular parity check matrix

This work uses a regular parity check matrix with weight (3, 6) on the 5641R plate card of the Software-Defined Radio (SDR) system developed by National Instruments. The Min-Sum Algorithm (MSA) decoder of the Low Density Parity Check (LDPC) codes is completed using the LabVIEW FPGA. Subsequently, in...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Veröffentlicht in:2013 IEEE 11th International Conference on Electronic Measurement and Instruments (ICEMI) Jg. 2; S. 682 - 686
Hauptverfasser: Yi-Hua Chen, Chang-Lueng Chu, Jheng-Shyuan He
Format: Tagungsbericht
Sprache:Englisch
Veröffentlicht: IEEE 01.08.2013
Schlagworte:
ISBN:147990757X, 9781479907571
Online-Zugang:Volltext
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!