RISC-V Based Secure Processor Architecture for Return Address Protection

RISC-V-based cores are increasingly becoming pop-ular in embedded system applications because of their open-source architecture. Protecting such systems against memory-based attacks is one of the most difficult challenge. Buffer over-flow (BFO) attacks, specifically on Stack, can alter the program e...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Veröffentlicht in:VLSI design S. 481 - 486
Hauptverfasser: Sharma, Lalit, Goel, Neeraj
Format: Tagungsbericht
Sprache:Englisch
Veröffentlicht: IEEE 04.01.2025
Schlagworte:
ISSN:2380-6923
Online-Zugang:Volltext
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!