FPGA-based Low Latency Square Root CORDIC Algorithm
The coordinate rotation digital computer (CORDIC) algorithm is a popular method used in many fields of science and technology. Unfortunately, it is a time-consuming process for central processing units (CPUs) and graphics processing units (GPUs), and even for specialized digital signal processing (D...
Uloženo v:
| Vydáno v: | Journal of Telecommunications and Information Technology Ročník 99; číslo 1; s. 21 - 29 |
|---|---|
| Hlavní autoři: | , , |
| Médium: | Journal Article |
| Jazyk: | angličtina |
| Vydáno: |
Warsaw
Instytut Lacznosci - Panstwowy Instytut Badawczy (National Institute of Telecommunications)
2025
National Institute of Telecommunications |
| Témata: | |
| ISSN: | 1509-4553, 1899-8852 |
| On-line přístup: | Získat plný text |
| Tagy: |
Přidat tag
Žádné tagy, Buďte první, kdo vytvoří štítek k tomuto záznamu!
|
Buďte první, kdo okomentuje tento záznam!