A parallel bottom-up clustering algorithm with applications to circuit partitioning in VLSI design
In this paper, we present a bottom-up clustering algorithm based on recursive collapsing of small cliques in a graph. The sizes of the small cliques are derived using random graph theory. This clustering algorithm leads to a natural parallel implementation in which multiple processors are used to id...
Uloženo v:
| Vydáno v: | 30th ACM/IEEE Design Automation Conference s. 755 - 760 |
|---|---|
| Hlavní autoři: | , |
| Médium: | Konferenční příspěvek |
| Jazyk: | angličtina |
| Vydáno: |
New York, NY, USA
ACM
01.07.1993
|
| Edice: | ACM Conferences |
| Témata: | |
| ISBN: | 9780897915779, 0897915771 |
| ISSN: | 0738-100X |
| On-line přístup: | Získat plný text |
| Tagy: |
Přidat tag
Žádné tagy, Buďte první, kdo vytvoří štítek k tomuto záznamu!
|
Buďte první, kdo okomentuje tento záznam!

