Gruian, F., & Westmijze, M. (2008). VHDL vs. Bluespec System Verilog: A case study on a Java embedded architecture. https://doi.org/10.1145/1363686.1364037
Chicago-Zitierstil (17. Ausg.)Gruian, Flavius, und Mark Westmijze. VHDL Vs. Bluespec System Verilog: A Case Study on a Java Embedded Architecture. 2008. https://doi.org/10.1145/1363686.1364037.
MLA-Zitierstil (9. Ausg.)Gruian, Flavius, und Mark Westmijze. VHDL Vs. Bluespec System Verilog: A Case Study on a Java Embedded Architecture. 2008. https://doi.org/10.1145/1363686.1364037.
Achtung: Diese Zitate sind unter Umständen nicht zu 100% korrekt.